ARM: tegra: acer-a500: Use PLLC for WiFi MMC clock parent
authorDmitry Osipenko <digetx@gmail.com>
Sun, 23 Aug 2020 14:47:24 +0000 (17:47 +0300)
committerThierry Reding <treding@nvidia.com>
Thu, 17 Sep 2020 16:09:39 +0000 (18:09 +0200)
commit98e710a01738cc99fce0830e4949710bb10fd4ee
treeac1acb1f84b07dc9ab1ad9b14df9dee0e7d220f0
parenta252efadf3e7ffa8f5793cb431f35bb95bdc4795
ARM: tegra: acer-a500: Use PLLC for WiFi MMC clock parent

The default parent for all MMCs is PLLP, which is running at 216 MHz on
Tegra20 and 50 MHz clock can't be derived from PLLP. The maximum SDIO
clock rate is 50 MHz, but this rate isn't achievable using PLLP.

Let's switch the WiFi MMC clock parent to PLLC in order to get true 50
MHz. This patch doesn't fix any problems, it's just a minor improvement.

Signed-off-by: Dmitry Osipenko <digetx@gmail.com>
Signed-off-by: Thierry Reding <treding@nvidia.com>
arch/arm/boot/dts/tegra20-acer-a500-picasso.dts