drm/i915/tgl+: Sanitize DKL PHY register definitions
authorImre Deak <imre.deak@intel.com>
Tue, 25 Oct 2022 11:44:57 +0000 (14:44 +0300)
committerImre Deak <imre.deak@intel.com>
Wed, 26 Oct 2022 12:51:18 +0000 (15:51 +0300)
commitb8ed55335ed86ab0a2b904ec1ee7bd121587dbe8
tree227468bd3a60cb429af4cc2e142f80dfde33bfa1
parentd69813c7640fdfd03360a300d24b08149bdc4c97
drm/i915/tgl+: Sanitize DKL PHY register definitions

Not all Dekel PHY registers have a lane instance, so having to specify
this when using them is awkward. It makes more sense to define each PHY
register with its full internal PHY offset where bits 15:12 is the lane
for lane-instanced PHY registers and just a register bank index for other
PHY registers. This way lane-instanced registers can be referred to with
the (tc_port, lane) parameters, while other registers just with a tc_port
parameter.

An additional benefit of this change is to prevent passing a Dekel
register to a generic MMIO access function or vice versa.

v2:
- Fix parameter reuse in the DKL_REG_MMIO definition.
v3:
- Rebase on latest patchset version.

Cc: Jani Nikula <jani.nikula@intel.com>
Acked-by: Jani Nikula <jani.nikula@intel.com>
Signed-off-by: Imre Deak <imre.deak@intel.com>
Link: https://patchwork.freedesktop.org/patch/msgid/20221025114457.2191004-3-imre.deak@intel.com
drivers/gpu/drm/i915/display/intel_ddi.c
drivers/gpu/drm/i915/display/intel_display_power_well.c
drivers/gpu/drm/i915/display/intel_dkl_phy.c
drivers/gpu/drm/i915/display/intel_dkl_phy.h
drivers/gpu/drm/i915/display/intel_dkl_phy_regs.h
drivers/gpu/drm/i915/display/intel_dpll_mgr.c