iommu/vt-d: Disable SVM when ATS/PRI/PASID are not enabled in the device
authorKyung Min Park <kyung.min.park@intel.com>
Sun, 14 Mar 2021 20:15:34 +0000 (13:15 -0700)
committerJoerg Roedel <jroedel@suse.de>
Thu, 18 Mar 2021 10:23:52 +0000 (11:23 +0100)
commitdec991e4722d763130c8ccd92523f2a173f8a7cd
treebf933e43c60614454e6038368e41f45a6c8bfb2c
parent1e28eed17697bcf343c6743f0028cc3b5dd88bf0
iommu/vt-d: Disable SVM when ATS/PRI/PASID are not enabled in the device

Currently, the Intel VT-d supports Shared Virtual Memory (SVM) only when
IO page fault is supported. Otherwise, shared memory pages can not be
swapped out and need to be pinned. The device needs the Address Translation
Service (ATS), Page Request Interface (PRI) and Process Address Space
Identifier (PASID) capabilities to be enabled to support IO page fault.

Disable SVM when ATS, PRI and PASID are not enabled in the device.

Signed-off-by: Kyung Min Park <kyung.min.park@intel.com>
Acked-by: Lu Baolu <baolu.lu@linux.intel.com>
Link: https://lore.kernel.org/r/20210314201534.918-1-kyung.min.park@intel.com
Signed-off-by: Joerg Roedel <jroedel@suse.de>
drivers/iommu/intel/iommu.c