#include <linux/bitops.h>
 #include <linux/genalloc.h>
+#include <asm/dma-types.h>
 #include <asm/types.h>
 #include <asm/tpi.h>
 
        __u8  cmd_code;
        __u8  flags;
        __u16 count;
-       __u32 cda;
+       dma32_t cda;
 } __attribute__ ((packed,aligned(8)));
 
 /**
 struct esw0 {
        struct sublog sublog;
        struct erw erw;
-       __u32  faddr[2];
-       __u32  saddr;
+       dma32_t faddr[2];
+       dma32_t saddr;
 } __attribute__ ((packed));
 
 /**
 
 #include <linux/types.h>
 #include <linux/device.h>
 #include <linux/blk_types.h>
+#include <asm/dma-types.h>
 
 struct arqb {
        u64 data;
        u16:12;
        u16 bs:4;
        u32 blk_count;
-       u64 data_addr;
+       dma64_t data_addr;
        u64 scm_addr;
        u64:64;
 } __packed;
        u8 flags;
        u32 :24;
        u32 :32;
-       u64 data_addr;
+       dma64_t data_addr;
 } __packed;
 
 #define MSB_OC_CLEAR   0
 
 #define _ASM_S390_FCX_H
 
 #include <linux/types.h>
+#include <asm/dma-types.h>
 
 #define TCW_FORMAT_DEFAULT             0
 #define TCW_TIDAW_FORMAT_DEFAULT       0
        u32 r:1;
        u32 w:1;
        u32 :16;
-       u64 output;
-       u64 input;
-       u64 tsb;
-       u64 tccb;
+       dma64_t output;
+       dma64_t input;
+       dma64_t tsb;
+       dma64_t tccb;
        u32 output_count;
        u32 input_count;
        u32 :32;
        u32 :32;
        u32 :32;
-       u32 intrg;
+       dma32_t intrg;
 } __attribute__ ((packed, aligned(64)));
 
 #define TIDAW_FLAGS_LAST               (1 << (7 - 0))
        u32 flags:8;
        u32 :24;
        u32 count;
-       u64 addr;
+       dma64_t addr;
 } __attribute__ ((packed, aligned(16)));
 
 /**
 
 #define __QDIO_H__
 
 #include <linux/interrupt.h>
-#include <asm/cio.h>
+#include <asm/dma-types.h>
 #include <asm/ccwdev.h>
+#include <asm/cio.h>
 
 /* only use 4 queues to save some cachelines */
 #define QDIO_MAX_QUEUES_PER_IRQ                4
  * @dkey: access key for SLSB
  */
 struct qdesfmt0 {
-       u64 sliba;
-       u64 sla;
-       u64 slsba;
+       dma64_t sliba;
+       dma64_t sla;
+       dma64_t slsba;
        u32      : 32;
        u32 akey : 4;
        u32 bkey : 4;
        /* private: */
        u32 res[9];
        /* public: */
-       u64 qiba;
+       dma64_t qiba;
        u32        : 32;
        u32 qkey   : 4;
        u32        : 28;
        u8 flags;
        u16 cbtbs;
        u8 sb_count;
-       u64 sba[QDIO_MAX_ELEMENTS_PER_BUFFER];
+       dma64_t sba[QDIO_MAX_ELEMENTS_PER_BUFFER];
        u16 dcount[QDIO_MAX_ELEMENTS_PER_BUFFER];
        u64 user0;
        u64 res4[2];
        u8 scount;
        u8 sflags;
        u32 length;
-       u64 addr;
+       dma64_t addr;
 } __attribute__ ((packed, aligned(16)));
 
 /**
  * @sbal: absolute SBAL address
  */
 struct sl_element {
-       u64 sbal;
+       dma64_t sbal;
 } __attribute__ ((packed));
 
 /**
 
 
 #include <linux/types.h>
 #include <asm/css_chars.h>
+#include <asm/dma-types.h>
 #include <asm/cio.h>
 
 /**
        __u32 fctl : 3;
        __u32 actl : 7;
        __u32 stctl : 5;
-       __u32 cpa;
+       dma32_t cpa;
        __u32 dstat : 8;
        __u32 cstat : 8;
        __u32 count : 16;
        u32 fctl:3;
        u32 actl:7;
        u32 stctl:5;
-       u32 tcw;
+       dma32_t tcw;
        u32 dstat:8;
        u32 cstat:8;
        u32 fcxs:8;
        u32 fctl:3;
        u32 actl:7;
        u32 stctl:5;
-       u32 aob;
+       dma32_t aob;
        u32 dstat:8;
        u32 cstat:8;
        u32:16;
 
        u16:16;
        u32:32;
        u32:32;
-       u64 summary_indicator_addr;
-       u64 subchannel_indicator_addr;
+       dma64_t summary_indicator_addr;
+       dma64_t subchannel_indicator_addr;
        u32 ks:4;
        u32 kc:4;
        u32:21;
 
 #ifndef S390_ORB_H
 #define S390_ORB_H
 
+#include <linux/types.h>
+#include <asm/dma-types.h>
+
 /*
  * Command-mode operation request block
  */
        u32 ils:1;      /* incorrect length */
        u32 zero:6;     /* reserved zeros */
        u32 orbx:1;     /* ORB extension control */
-       u32 cpa;        /* channel program address */
+       dma32_t cpa;    /* channel program address */
 }  __packed __aligned(4);
 
 /*
        u32 lpm:8;
        u32:7;
        u32 x:1;
-       u32 tcw;
+       dma32_t tcw;
        u32 prio:8;
        u32:8;
        u32 rsvpgm:8;
        u32 compat2:1;
        u32:21;
        u32 x:1;
-       u32 aob;
+       dma32_t aob;
        u32 css_prio:8;
        u32:8;
        u32 scm_prio:8;