#define CON_RXDMA_ACTIVE       (1 << 1)
 #define CON_ACTIVE             (1 << 0)
 
-#define MOD_OPCLK_CDCLK_OUT    (0 << 30)
-#define MOD_OPCLK_CDCLK_IN     (1 << 30)
-#define MOD_OPCLK_BCLK_OUT     (2 << 30)
-#define MOD_OPCLK_PCLK         (3 << 30)
-#define MOD_OPCLK_MASK         (3 << 30)
+#define MOD_OPCLK_SHIFT                30
+#define MOD_OPCLK_CDCLK_OUT    (0 << MOD_OPCLK_SHIFT)
+#define MOD_OPCLK_CDCLK_IN     (1 << MOD_OPCLK_SHIFT)
+#define MOD_OPCLK_BCLK_OUT     (2 << MOD_OPCLK_SHIFT)
+#define MOD_OPCLK_PCLK         (3 << MOD_OPCLK_SHIFT)
+#define MOD_OPCLK_MASK         (3 << MOD_OPCLK_SHIFT)
 #define MOD_TXS_IDMA           (1 << 28) /* Sec_TXFIFO use I-DMA */
 
 #define MOD_BLCS_SHIFT         26
 
        switch (clk_id) {
        case SAMSUNG_I2S_OPCLK:
                mask = MOD_OPCLK_MASK;
-               val = dir;
+               val = (dir << MOD_OPCLK_SHIFT) & MOD_OPCLK_MASK;
                break;
        case SAMSUNG_I2S_CDCLK:
                mask = 1 << i2s_regs->cdclkcon_off;
 
 #define SAMSUNG_I2S_DAI        "samsung-i2s"
 #define SAMSUNG_I2S_DAI_SEC    "samsung-i2s-sec"
 
-#define SAMSUNG_I2S_DIV_BCLK   1
+#define SAMSUNG_I2S_DIV_BCLK           1
 
-#define SAMSUNG_I2S_RCLKSRC_0  0
-#define SAMSUNG_I2S_RCLKSRC_1  1
+#define SAMSUNG_I2S_RCLKSRC_0          0
+#define SAMSUNG_I2S_RCLKSRC_1          1
 #define SAMSUNG_I2S_CDCLK              2
+/* Operation clock for IIS logic */
 #define SAMSUNG_I2S_OPCLK              3
+#define  SAMSUNG_I2S_OPCLK_CDCLK_OUT   0       /* CODEC clock out */
+#define  SAMSUNG_I2S_OPCLK_CDCLK_IN    1       /* CODEC clock in */
+#define  SAMSUNG_I2S_OPCLK_BCLK_OUT    2       /* Bit clock out */
+#define  SAMSUNG_I2S_OPCLK_PCLK                3       /* Audio bus clock */
 
 #endif /* __SND_SOC_SAMSUNG_I2S_H */