(mt76_rr(dev, MT_HW_REV) & 0xff);
        dev_info(mdev->dev, "ASIC revision: %04x\n", mdev->rev);
 
+       mt76_wr(dev, MT_INT_MASK_CSR, 0);
+
        ret = devm_request_irq(mdev->dev, pdev->irq, mt7603_irq_handler,
                               IRQF_SHARED, KBUILD_MODNAME, dev);
        if (ret)
 
                    (mt76_rr(dev, MT_HW_REV) & 0xff);
        dev_info(mdev->dev, "ASIC revision: %04x\n", mdev->rev);
 
+       mt76_wr(dev, MT_INT_MASK_CSR, 0);
+
        ret = devm_request_irq(mdev->dev, irq, mt7603_irq_handler,
                               IRQF_SHARED, KBUILD_MODNAME, dev);
        if (ret)
 
        bus_ops->rmw = mt7615_rmw;
        dev->mt76.bus = bus_ops;
 
+       mt76_wr(dev, MT_INT_MASK_CSR, 0);
+
        ret = devm_request_irq(mdev->dev, irq, mt7615_irq_handler,
                               IRQF_SHARED, KBUILD_MODNAME, dev);
        if (ret)
 
        mdev->rev = mt76_rr(dev, MT_ASIC_VERSION);
        dev_info(mdev->dev, "ASIC revision: %08x\n", mdev->rev);
 
+       mt76_wr(dev, MT_INT_MASK_CSR, 0);
+
        ret = devm_request_irq(mdev->dev, pdev->irq, mt76x02_irq_handler,
                               IRQF_SHARED, KBUILD_MODNAME, dev);
        if (ret)
 
        mdev->rev = mt76_rr(dev, MT_ASIC_VERSION);
        dev_info(mdev->dev, "ASIC revision: %08x\n", mdev->rev);
 
+       mt76_wr(dev, MT_INT_MASK_CSR, 0);
+
        ret = devm_request_irq(mdev->dev, pdev->irq, mt76x02_irq_handler,
                               IRQF_SHARED, KBUILD_MODNAME, dev);
        if (ret)
 
                    (mt7915_l1_rr(dev, MT_HW_REV) & 0xff);
        dev_dbg(mdev->dev, "ASIC revision: %04x\n", mdev->rev);
 
+       mt76_wr(dev, MT_INT_MASK_CSR, 0);
+
        /* master switch of PCIe tnterrupt enable */
        mt7915_l1_wr(dev, MT_PCIE_MAC_INT_ENABLE, 0xff);