wifi: ath11k: adjust a comment to reflect reality
authorKevin Lo <kevlo@kevlo.org>
Fri, 8 Mar 2024 15:09:45 +0000 (17:09 +0200)
committerKalle Valo <quic_kvalo@quicinc.com>
Mon, 11 Mar 2024 12:53:58 +0000 (14:53 +0200)
On QCA6390/QCN9074/WCN6855, MHISTATUS may still have SYSERR bit set
after SOC_GLOBAL_RESET.

Signed-off-by: Kevin Lo <kevlo@kevlo.org>
Acked-by: Jeff Johnson <quic_jjohnson@quicinc.com>
Signed-off-by: Kalle Valo <quic_kvalo@quicinc.com>
Link: https://msgid.link/ZeWEqGVibkMg2APi@ns.kevlo.org
drivers/net/wireless/ath/ath11k/mhi.c

index fb4ecf9a103ea57c0972daa256fda6e7f148b58a..ffc4c11111fc4238771726251bfd939455ce8cce 100644 (file)
@@ -158,9 +158,8 @@ void ath11k_mhi_set_mhictrl_reset(struct ath11k_base *ab)
 
        ath11k_dbg(ab, ATH11K_DBG_PCI, "mhistatus 0x%x\n", val);
 
-       /* Observed on QCA6390 that after SOC_GLOBAL_RESET, MHISTATUS
-        * has SYSERR bit set and thus need to set MHICTRL_RESET
-        * to clear SYSERR.
+       /* After SOC_GLOBAL_RESET, MHISTATUS may still have SYSERR bit set
+        * and thus need to set MHICTRL_RESET to clear SYSERR.
         */
        ath11k_pcic_write32(ab, MHICTRL, MHICTRL_RESET_MASK);