clk: mediatek: mt8365: Move apmixedsys clock driver to its own file
authorAngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com>
Mon, 6 Mar 2023 14:05:00 +0000 (15:05 +0100)
committerStephen Boyd <sboyd@kernel.org>
Mon, 13 Mar 2023 18:50:14 +0000 (11:50 -0700)
In preparation for migrating all other mt8365 clocks to the common
mtk_clk_simple_probe(), move apmixedsys clocks to a different file.
While at it, use the builtin_platform_driver() macro for it.

During the conversion, error handling was added to the apmixedsys
probe function.

Signed-off-by: AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com>
Reviewed-by: Chen-Yu Tsai <wenst@chromium.org>
Link: https://lore.kernel.org/r/20230306140543.1813621-12-angelogioacchino.delregno@collabora.com
Signed-off-by: Stephen Boyd <sboyd@kernel.org>
drivers/clk/mediatek/Makefile
drivers/clk/mediatek/clk-mt8365-apmixedsys.c [new file with mode: 0644]
drivers/clk/mediatek/clk-mt8365.c

index 9ba8f666221c31b79385ad0ff5f39d900f572d05..6c898874e948e7d96800663796ebe576619dbe19 100644 (file)
@@ -112,7 +112,7 @@ obj-$(CONFIG_COMMON_CLK_MT8195) += clk-mt8195-apmixedsys.o clk-mt8195-topckgen.o
                                   clk-mt8195-venc.o clk-mt8195-vpp0.o clk-mt8195-vpp1.o \
                                   clk-mt8195-wpe.o clk-mt8195-imp_iic_wrap.o \
                                   clk-mt8195-apusys_pll.o
-obj-$(CONFIG_COMMON_CLK_MT8365) += clk-mt8365.o
+obj-$(CONFIG_COMMON_CLK_MT8365) += clk-mt8365-apmixedsys.o clk-mt8365.o
 obj-$(CONFIG_COMMON_CLK_MT8365_APU) += clk-mt8365-apu.o
 obj-$(CONFIG_COMMON_CLK_MT8365_CAM) += clk-mt8365-cam.o
 obj-$(CONFIG_COMMON_CLK_MT8365_MFG) += clk-mt8365-mfg.o
diff --git a/drivers/clk/mediatek/clk-mt8365-apmixedsys.c b/drivers/clk/mediatek/clk-mt8365-apmixedsys.c
new file mode 100644 (file)
index 0000000..6f0fdf9
--- /dev/null
@@ -0,0 +1,164 @@
+// SPDX-License-Identifier: GPL-2.0-only
+/*
+ * Copyright (c) 2022 MediaTek Inc.
+ * Copyright (c) 2023 Collabora Ltd.
+ */
+
+#include <dt-bindings/clock/mediatek,mt8365-clk.h>
+#include <linux/clk.h>
+#include <linux/of.h>
+#include <linux/platform_device.h>
+
+#include "clk-pll.h"
+#include "clk-mtk.h"
+
+#define MT8365_PLL_FMAX                (3800UL * MHZ)
+#define MT8365_PLL_FMIN                (1500UL * MHZ)
+#define CON0_MT8365_RST_BAR    BIT(23)
+
+#define PLL_B(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits,  \
+               _pd_reg, _pd_shift, _tuner_reg, _tuner_en_reg,          \
+               _tuner_en_bit,  _pcw_reg, _pcw_shift, _div_table,       \
+               _rst_bar_mask, _pcw_chg_reg) {                          \
+               .id = _id,                                              \
+               .name = _name,                                          \
+               .reg = _reg,                                            \
+               .pwr_reg = _pwr_reg,                                    \
+               .en_mask = _en_mask,                                    \
+               .flags = _flags,                                        \
+               .rst_bar_mask = _rst_bar_mask,                          \
+               .fmax = MT8365_PLL_FMAX,                                \
+               .fmin = MT8365_PLL_FMIN,                                \
+               .pcwbits = _pcwbits,                                    \
+               .pcwibits = 8,                                          \
+               .pd_reg = _pd_reg,                                      \
+               .pd_shift = _pd_shift,                                  \
+               .tuner_reg = _tuner_reg,                                \
+               .tuner_en_reg = _tuner_en_reg,                          \
+               .tuner_en_bit = _tuner_en_bit,                          \
+               .pcw_reg = _pcw_reg,                                    \
+               .pcw_shift = _pcw_shift,                                \
+               .pcw_chg_reg = _pcw_chg_reg,                            \
+               .div_table = _div_table,                                \
+       }
+
+#define PLL(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits,    \
+                       _pd_reg, _pd_shift, _tuner_reg,                 \
+                       _tuner_en_reg, _tuner_en_bit, _pcw_reg,         \
+                       _pcw_shift, _rst_bar_mask, _pcw_chg_reg)        \
+               PLL_B(_id, _name, _reg, _pwr_reg, _en_mask, _flags,     \
+                       _pcwbits, _pd_reg, _pd_shift,                   \
+                       _tuner_reg, _tuner_en_reg, _tuner_en_bit,       \
+                       _pcw_reg, _pcw_shift, NULL, _rst_bar_mask,      \
+                       _pcw_chg_reg)                                   \
+
+static const struct mtk_pll_div_table armpll_div_table[] = {
+       { .div = 0, .freq = MT8365_PLL_FMAX },
+       { .div = 1, .freq = 1500 * MHZ },
+       { .div = 2, .freq = 750 * MHZ },
+       { .div = 3, .freq = 375 * MHZ },
+       { .div = 4, .freq = 182500000 },
+       { } /* sentinel */
+};
+
+static const struct mtk_pll_div_table mfgpll_div_table[] = {
+       { .div = 0, .freq = MT8365_PLL_FMAX },
+       { .div = 1, .freq = 1600 * MHZ },
+       { .div = 2, .freq = 800 * MHZ },
+       { .div = 3, .freq = 400 * MHZ },
+       { .div = 4, .freq = 200 * MHZ },
+       { } /* sentinel */
+};
+
+static const struct mtk_pll_div_table dsppll_div_table[] = {
+       { .div = 0, .freq = MT8365_PLL_FMAX },
+       { .div = 1, .freq = 1600 * MHZ },
+       { .div = 2, .freq = 600 * MHZ },
+       { .div = 3, .freq = 400 * MHZ },
+       { .div = 4, .freq = 200 * MHZ },
+       { } /* sentinel */
+};
+
+static const struct mtk_pll_data plls[] = {
+       PLL_B(CLK_APMIXED_ARMPLL, "armpll", 0x030C, 0x0318, 0x00000001, PLL_AO,
+             22, 0x0310, 24, 0, 0, 0, 0x0310, 0, armpll_div_table, 0, 0),
+       PLL(CLK_APMIXED_MAINPLL, "mainpll", 0x0228, 0x0234, 0xFF000001,
+           HAVE_RST_BAR, 22, 0x022C, 24, 0, 0, 0, 0x022C, 0, CON0_MT8365_RST_BAR, 0),
+       PLL(CLK_APMIXED_UNIVPLL, "univpll2", 0x0208, 0x0214, 0xFF000001,
+           HAVE_RST_BAR, 22, 0x020C, 24, 0, 0, 0, 0x020C, 0, CON0_MT8365_RST_BAR, 0),
+       PLL_B(CLK_APMIXED_MFGPLL, "mfgpll", 0x0218, 0x0224, 0x00000001, 0, 22,
+             0x021C, 24, 0, 0, 0, 0x021C, 0, mfgpll_div_table, 0, 0),
+       PLL(CLK_APMIXED_MSDCPLL, "msdcpll", 0x0350, 0x035C, 0x00000001, 0, 22,
+           0x0354, 24, 0, 0, 0, 0x0354, 0, 0, 0),
+       PLL(CLK_APMIXED_MMPLL, "mmpll", 0x0330, 0x033C, 0x00000001, 0, 22,
+           0x0334, 24, 0, 0, 0, 0x0334, 0, 0, 0),
+       PLL(CLK_APMIXED_APLL1, "apll1", 0x031C, 0x032C, 0x00000001, 0, 32,
+           0x0320, 24, 0x0040, 0x000C, 0, 0x0324, 0, 0, 0x0320),
+       PLL(CLK_APMIXED_APLL2, "apll2", 0x0360, 0x0370, 0x00000001, 0, 32,
+           0x0364, 24, 0x004C, 0x000C, 5, 0x0368, 0, 0, 0x0364),
+       PLL(CLK_APMIXED_LVDSPLL, "lvdspll", 0x0374, 0x0380, 0x00000001, 0, 22,
+           0x0378, 24, 0, 0, 0, 0x0378, 0, 0, 0),
+       PLL_B(CLK_APMIXED_DSPPLL, "dsppll", 0x0390, 0x039C, 0x00000001, 0, 22,
+             0x0394, 24, 0, 0, 0, 0x0394, 0, dsppll_div_table, 0, 0),
+       PLL(CLK_APMIXED_APUPLL, "apupll", 0x03A0, 0x03AC, 0x00000001, 0, 22,
+           0x03A4, 24, 0, 0, 0, 0x03A4, 0, 0, 0),
+};
+
+static int clk_mt8365_apmixed_probe(struct platform_device *pdev)
+{
+       void __iomem *base;
+       struct clk_hw_onecell_data *clk_data;
+       struct device_node *node = pdev->dev.of_node;
+       struct device *dev = &pdev->dev;
+       struct clk_hw *hw;
+       int ret;
+
+       base = devm_platform_ioremap_resource(pdev, 0);
+       if (IS_ERR(base))
+               return PTR_ERR(base);
+
+       clk_data = mtk_devm_alloc_clk_data(dev, CLK_APMIXED_NR_CLK);
+       if (!clk_data)
+               return -ENOMEM;
+
+       hw = devm_clk_hw_register_gate(dev, "univ_en", "univpll2", 0,
+                                      base + 0x204, 0, 0, NULL);
+       if (IS_ERR(hw))
+               return PTR_ERR(hw);
+       clk_data->hws[CLK_APMIXED_UNIV_EN] = hw;
+
+       hw = devm_clk_hw_register_gate(dev, "usb20_en", "univ_en", 0,
+                                      base + 0x204, 1, 0, NULL);
+       if (IS_ERR(hw))
+               return PTR_ERR(hw);
+       clk_data->hws[CLK_APMIXED_USB20_EN] = hw;
+
+       ret = mtk_clk_register_plls(node, plls, ARRAY_SIZE(plls), clk_data);
+       if (ret)
+               return ret;
+
+       ret = of_clk_add_hw_provider(node, of_clk_hw_onecell_get, clk_data);
+       if (ret)
+               goto unregister_plls;
+
+       return 0;
+
+unregister_plls:
+       mtk_clk_unregister_plls(plls, ARRAY_SIZE(plls), clk_data);
+
+       return ret;
+}
+
+static const struct of_device_id of_match_clk_mt8365_apmixed[] = {
+       { .compatible = "mediatek,mt8365-apmixedsys" },
+       { /* sentinel */ }
+};
+
+static struct platform_driver clk_mt8365_apmixed_drv = {
+       .probe = clk_mt8365_apmixed_probe,
+       .driver = {
+               .name = "clk-mt8365-apmixed",
+               .of_match_table = of_match_clk_mt8365_apmixed,
+       },
+};
+builtin_platform_driver(clk_mt8365_apmixed_drv)
index c9faa07ec0a6403bc3b365dc2c07705fefc68406..91449a7cf6083d515fd2230ef58b4f16b6be7cc7 100644 (file)
@@ -17,7 +17,6 @@
 #include "clk-gate.h"
 #include "clk-mtk.h"
 #include "clk-mux.h"
-#include "clk-pll.h"
 
 static DEFINE_SPINLOCK(mt8365_clk_lock);
 
@@ -757,145 +756,6 @@ static const struct mtk_simple_gate peri_clks[] = {
        { CLK_PERIAXI, "periaxi", "axi_sel", 0x20c, 31, 0 },
 };
 
-#define MT8365_PLL_FMAX                (3800UL * MHZ)
-#define MT8365_PLL_FMIN                (1500UL * MHZ)
-#define CON0_MT8365_RST_BAR    BIT(23)
-
-#define PLL_B(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits,  \
-               _pd_reg, _pd_shift, _tuner_reg, _tuner_en_reg,          \
-               _tuner_en_bit,  _pcw_reg, _pcw_shift, _div_table,       \
-               _rst_bar_mask, _pcw_chg_reg) {                          \
-               .id = _id,                                              \
-               .name = _name,                                          \
-               .reg = _reg,                                            \
-               .pwr_reg = _pwr_reg,                                    \
-               .en_mask = _en_mask,                                    \
-               .flags = _flags,                                        \
-               .rst_bar_mask = _rst_bar_mask,                          \
-               .fmax = MT8365_PLL_FMAX,                                \
-               .fmin = MT8365_PLL_FMIN,                                \
-               .pcwbits = _pcwbits,                                    \
-               .pcwibits = 8,                                          \
-               .pd_reg = _pd_reg,                                      \
-               .pd_shift = _pd_shift,                                  \
-               .tuner_reg = _tuner_reg,                                \
-               .tuner_en_reg = _tuner_en_reg,                          \
-               .tuner_en_bit = _tuner_en_bit,                          \
-               .pcw_reg = _pcw_reg,                                    \
-               .pcw_shift = _pcw_shift,                                \
-               .pcw_chg_reg = _pcw_chg_reg,                            \
-               .div_table = _div_table,                                \
-       }
-
-#define PLL(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits,    \
-                       _pd_reg, _pd_shift, _tuner_reg,                 \
-                       _tuner_en_reg, _tuner_en_bit, _pcw_reg,         \
-                       _pcw_shift, _rst_bar_mask, _pcw_chg_reg)        \
-               PLL_B(_id, _name, _reg, _pwr_reg, _en_mask, _flags,     \
-                       _pcwbits, _pd_reg, _pd_shift,                   \
-                       _tuner_reg, _tuner_en_reg, _tuner_en_bit,       \
-                       _pcw_reg, _pcw_shift, NULL, _rst_bar_mask,      \
-                       _pcw_chg_reg)                                   \
-
-static const struct mtk_pll_div_table armpll_div_table[] = {
-       { .div = 0, .freq = MT8365_PLL_FMAX },
-       { .div = 1, .freq = 1500 * MHZ },
-       { .div = 2, .freq = 750 * MHZ },
-       { .div = 3, .freq = 375 * MHZ },
-       { .div = 4, .freq = 182500000 },
-       { } /* sentinel */
-};
-
-static const struct mtk_pll_div_table mfgpll_div_table[] = {
-       { .div = 0, .freq = MT8365_PLL_FMAX },
-       { .div = 1, .freq = 1600 * MHZ },
-       { .div = 2, .freq = 800 * MHZ },
-       { .div = 3, .freq = 400 * MHZ },
-       { .div = 4, .freq = 200 * MHZ },
-       { } /* sentinel */
-};
-
-static const struct mtk_pll_div_table dsppll_div_table[] = {
-       { .div = 0, .freq = MT8365_PLL_FMAX },
-       { .div = 1, .freq = 1600 * MHZ },
-       { .div = 2, .freq = 600 * MHZ },
-       { .div = 3, .freq = 400 * MHZ },
-       { .div = 4, .freq = 200 * MHZ },
-       { } /* sentinel */
-};
-
-static const struct mtk_pll_data plls[] = {
-       PLL_B(CLK_APMIXED_ARMPLL, "armpll", 0x030C, 0x0318, 0x00000001, PLL_AO,
-             22, 0x0310, 24, 0, 0, 0, 0x0310, 0, armpll_div_table, 0, 0),
-       PLL(CLK_APMIXED_MAINPLL, "mainpll", 0x0228, 0x0234, 0xFF000001,
-           HAVE_RST_BAR, 22, 0x022C, 24, 0, 0, 0, 0x022C, 0,
-           CON0_MT8365_RST_BAR, 0),
-       PLL(CLK_APMIXED_UNIVPLL, "univpll2", 0x0208, 0x0214, 0xFF000001,
-           HAVE_RST_BAR, 22, 0x020C, 24, 0, 0, 0, 0x020C, 0,
-           CON0_MT8365_RST_BAR, 0),
-       PLL_B(CLK_APMIXED_MFGPLL, "mfgpll", 0x0218, 0x0224, 0x00000001, 0, 22,
-             0x021C, 24, 0, 0, 0, 0x021C, 0, mfgpll_div_table, 0, 0),
-       PLL(CLK_APMIXED_MSDCPLL, "msdcpll", 0x0350, 0x035C, 0x00000001, 0, 22,
-           0x0354, 24, 0, 0, 0, 0x0354, 0, 0, 0),
-       PLL(CLK_APMIXED_MMPLL, "mmpll", 0x0330, 0x033C, 0x00000001, 0, 22,
-           0x0334, 24, 0, 0, 0, 0x0334, 0, 0, 0),
-       PLL(CLK_APMIXED_APLL1, "apll1", 0x031C, 0x032C, 0x00000001, 0, 32,
-           0x0320, 24, 0x0040, 0x000C, 0, 0x0324, 0, 0, 0x0320),
-       PLL(CLK_APMIXED_APLL2, "apll2", 0x0360, 0x0370, 0x00000001, 0, 32,
-           0x0364, 24, 0x004C, 0x000C, 5, 0x0368, 0, 0, 0x0364),
-       PLL(CLK_APMIXED_LVDSPLL, "lvdspll", 0x0374, 0x0380, 0x00000001, 0, 22,
-           0x0378, 24, 0, 0, 0, 0x0378, 0, 0, 0),
-       PLL_B(CLK_APMIXED_DSPPLL, "dsppll", 0x0390, 0x039C, 0x00000001, 0, 22,
-             0x0394, 24, 0, 0, 0, 0x0394, 0, dsppll_div_table, 0, 0),
-       PLL(CLK_APMIXED_APUPLL, "apupll", 0x03A0, 0x03AC, 0x00000001, 0, 22,
-           0x03A4, 24, 0, 0, 0, 0x03A4, 0, 0, 0),
-};
-
-static int clk_mt8365_apmixed_probe(struct platform_device *pdev)
-{
-       void __iomem *base;
-       struct clk_hw_onecell_data *clk_data;
-       struct device_node *node = pdev->dev.of_node;
-       struct device *dev = &pdev->dev;
-       struct clk_hw *hw;
-       int ret;
-
-       base = devm_platform_ioremap_resource(pdev, 0);
-       if (IS_ERR(base))
-               return PTR_ERR(base);
-
-       clk_data = mtk_devm_alloc_clk_data(dev, CLK_APMIXED_NR_CLK);
-       if (!clk_data)
-               return -ENOMEM;
-
-       hw = devm_clk_hw_register_gate(dev, "univ_en", "univpll2", 0,
-                                      base + 0x204, 0, 0, NULL);
-       if (IS_ERR(hw))
-               return PTR_ERR(hw);
-       clk_data->hws[CLK_APMIXED_UNIV_EN] = hw;
-
-       hw = devm_clk_hw_register_gate(dev, "usb20_en", "univ_en", 0,
-                                      base + 0x204, 1, 0, NULL);
-       if (IS_ERR(hw))
-               return PTR_ERR(hw);
-       clk_data->hws[CLK_APMIXED_USB20_EN] = hw;
-
-       ret = mtk_clk_register_plls(node, plls, ARRAY_SIZE(plls), clk_data);
-       if (ret)
-               return ret;
-
-       ret = of_clk_add_hw_provider(node, of_clk_hw_onecell_get, clk_data);
-       if (ret)
-               goto unregister_plls;
-
-       return 0;
-
-unregister_plls:
-       mtk_clk_unregister_plls(plls, ARRAY_SIZE(plls), clk_data);
-
-       return ret;
-}
-
 static int
 clk_mt8365_register_mtk_simple_gates(struct device *dev, void __iomem *base,
                                     struct clk_hw_onecell_data *clk_data,
@@ -1104,9 +964,6 @@ free_clk_data:
 
 static const struct of_device_id of_match_clk_mt8365[] = {
        {
-               .compatible = "mediatek,mt8365-apmixedsys",
-               .data = clk_mt8365_apmixed_probe,
-       }, {
                .compatible = "mediatek,mt8365-topckgen",
                .data = clk_mt8365_top_probe,
        }, {