pinctrl: qcom: Add a pinctrl driver for MSM8976 and 8956
authorAngeloGioacchino Del Regno <kholk11@gmail.com>
Sat, 5 Oct 2019 10:59:35 +0000 (12:59 +0200)
committerLinus Walleij <linus.walleij@linaro.org>
Wed, 16 Oct 2019 13:56:18 +0000 (15:56 +0200)
Add the pinctrl driver to support pin configuration with the
pinctrl framework on MSM8976, MSM8956, APQ8056, APQ8076.

Signed-off-by: AngeloGioacchino Del Regno <kholk11@gmail.com>
Link: https://lore.kernel.org/r/20191005105936.31216-2-kholk11@gmail.com
Reviewed-by: Bjorn Andersson <bjorn.andersson@linaro.org>
Signed-off-by: Linus Walleij <linus.walleij@linaro.org>
drivers/pinctrl/qcom/Kconfig
drivers/pinctrl/qcom/Makefile
drivers/pinctrl/qcom/pinctrl-msm8976.c [new file with mode: 0644]

index 41fab621de1bc67bbccde163b9156637b104c129..4f5645245b06ddb6b72fab665ff097527731c49d 100644 (file)
@@ -90,6 +90,16 @@ config PINCTRL_MSM8916
          This is the pinctrl, pinmux, pinconf and gpiolib driver for the
          Qualcomm TLMM block found on the Qualcomm 8916 platform.
 
+config PINCTRL_MSM8976
+       tristate "Qualcomm 8976 pin controller driver"
+       depends on GPIOLIB && OF
+       select PINCTRL_MSM
+       help
+         This is the pinctrl, pinmux, pinconf and gpiolib driver for the
+         Qualcomm TLMM block found on the Qualcomm MSM8976 platform.
+         The Qualcomm MSM8956, APQ8056, APQ8076 platforms are also
+         supported by this driver.
+
 config PINCTRL_MSM8994
        tristate "Qualcomm 8994 pin controller driver"
        depends on GPIOLIB && OF
index f8bb0c26538196a599216465d1bac9b022a8f323..c2c2f9ad6827dabe07843a279c642792cdab4b98 100644 (file)
@@ -10,6 +10,7 @@ obj-$(CONFIG_PINCTRL_MSM8660) += pinctrl-msm8660.o
 obj-$(CONFIG_PINCTRL_MSM8960)  += pinctrl-msm8960.o
 obj-$(CONFIG_PINCTRL_MSM8X74)  += pinctrl-msm8x74.o
 obj-$(CONFIG_PINCTRL_MSM8916)  += pinctrl-msm8916.o
+obj-$(CONFIG_PINCTRL_MSM8976)  += pinctrl-msm8976.o
 obj-$(CONFIG_PINCTRL_MSM8994)   += pinctrl-msm8994.o
 obj-$(CONFIG_PINCTRL_MSM8996)   += pinctrl-msm8996.o
 obj-$(CONFIG_PINCTRL_MSM8998)   += pinctrl-msm8998.o
diff --git a/drivers/pinctrl/qcom/pinctrl-msm8976.c b/drivers/pinctrl/qcom/pinctrl-msm8976.c
new file mode 100644 (file)
index 0000000..e1259ce
--- /dev/null
@@ -0,0 +1,1127 @@
+// SPDX-License-Identifier: GPL-2.0
+/*
+ * Copyright (c) 2015-2016, The Linux Foundation. All rights reserved.
+ *
+ * Copyright (c) 2016, AngeloGioacchino Del Regno <kholk11@gmail.com>
+ */
+
+#include <linux/module.h>
+#include <linux/of.h>
+#include <linux/platform_device.h>
+#include <linux/pinctrl/pinctrl.h>
+
+#include "pinctrl-msm.h"
+
+#define FUNCTION(fname)                                        \
+       [msm_mux_##fname] = {                           \
+               .name = #fname,                         \
+               .groups = fname##_groups,               \
+               .ngroups = ARRAY_SIZE(fname##_groups),  \
+       }
+
+#define REG_BASE 0x0
+#define REG_SIZE 0x1000
+#define PINGROUP(id, f1, f2, f3, f4, f5, f6, f7, f8, f9)       \
+       {                                               \
+               .name = "gpio" #id,                     \
+               .pins = gpio##id##_pins,                \
+               .npins = ARRAY_SIZE(gpio##id##_pins),   \
+               .funcs = (int[]){                       \
+                       msm_mux_gpio, /* gpio mode */   \
+                       msm_mux_##f1,                   \
+                       msm_mux_##f2,                   \
+                       msm_mux_##f3,                   \
+                       msm_mux_##f4,                   \
+                       msm_mux_##f5,                   \
+                       msm_mux_##f6,                   \
+                       msm_mux_##f7,                   \
+                       msm_mux_##f8,                   \
+                       msm_mux_##f9                    \
+               },                                      \
+               .nfuncs = 10,                           \
+               .ctl_reg = REG_BASE + REG_SIZE * id,                    \
+               .io_reg = REG_BASE + 0x4 + REG_SIZE * id,               \
+               .intr_cfg_reg = REG_BASE + 0x8 + REG_SIZE * id,         \
+               .intr_status_reg = REG_BASE + 0xc + REG_SIZE * id,      \
+               .intr_target_reg = REG_BASE + 0x8 + REG_SIZE * id,      \
+               .mux_bit = 2,                   \
+               .pull_bit = 0,                  \
+               .drv_bit = 6,                   \
+               .oe_bit = 9,                    \
+               .in_bit = 0,                    \
+               .out_bit = 1,                   \
+               .intr_enable_bit = 0,           \
+               .intr_status_bit = 0,           \
+               .intr_target_bit = 5,           \
+               .intr_target_kpss_val = 4,      \
+               .intr_raw_status_bit = 4,       \
+               .intr_polarity_bit = 1,         \
+               .intr_detection_bit = 2,        \
+               .intr_detection_width = 2,      \
+       }
+
+#define SDC_QDSD_PINGROUP(pg_name, ctl, pull, drv)     \
+       {                                               \
+               .name = #pg_name,                       \
+               .pins = pg_name##_pins,                 \
+               .npins = ARRAY_SIZE(pg_name##_pins),    \
+               .ctl_reg = ctl,                         \
+               .io_reg = 0,                            \
+               .intr_cfg_reg = 0,                      \
+               .intr_status_reg = 0,                   \
+               .intr_target_reg = 0,                   \
+               .mux_bit = -1,                          \
+               .pull_bit = pull,                       \
+               .drv_bit = drv,                         \
+               .oe_bit = -1,                           \
+               .in_bit = -1,                           \
+               .out_bit = -1,                          \
+               .intr_enable_bit = -1,                  \
+               .intr_status_bit = -1,                  \
+               .intr_target_bit = -1,                  \
+               .intr_raw_status_bit = -1,              \
+               .intr_polarity_bit = -1,                \
+               .intr_detection_bit = -1,               \
+               .intr_detection_width = -1,             \
+       }
+static const struct pinctrl_pin_desc msm8976_pins[] = {
+       PINCTRL_PIN(0, "GPIO_0"),
+       PINCTRL_PIN(1, "GPIO_1"),
+       PINCTRL_PIN(2, "GPIO_2"),
+       PINCTRL_PIN(3, "GPIO_3"),
+       PINCTRL_PIN(4, "GPIO_4"),
+       PINCTRL_PIN(5, "GPIO_5"),
+       PINCTRL_PIN(6, "GPIO_6"),
+       PINCTRL_PIN(7, "GPIO_7"),
+       PINCTRL_PIN(8, "GPIO_8"),
+       PINCTRL_PIN(9, "GPIO_9"),
+       PINCTRL_PIN(10, "GPIO_10"),
+       PINCTRL_PIN(11, "GPIO_11"),
+       PINCTRL_PIN(12, "GPIO_12"),
+       PINCTRL_PIN(13, "GPIO_13"),
+       PINCTRL_PIN(14, "GPIO_14"),
+       PINCTRL_PIN(15, "GPIO_15"),
+       PINCTRL_PIN(16, "GPIO_16"),
+       PINCTRL_PIN(17, "GPIO_17"),
+       PINCTRL_PIN(18, "GPIO_18"),
+       PINCTRL_PIN(19, "GPIO_19"),
+       PINCTRL_PIN(20, "GPIO_20"),
+       PINCTRL_PIN(21, "GPIO_21"),
+       PINCTRL_PIN(22, "GPIO_22"),
+       PINCTRL_PIN(23, "GPIO_23"),
+       PINCTRL_PIN(24, "GPIO_24"),
+       PINCTRL_PIN(25, "GPIO_25"),
+       PINCTRL_PIN(26, "GPIO_26"),
+       PINCTRL_PIN(27, "GPIO_27"),
+       PINCTRL_PIN(28, "GPIO_28"),
+       PINCTRL_PIN(29, "GPIO_29"),
+       PINCTRL_PIN(30, "GPIO_30"),
+       PINCTRL_PIN(31, "GPIO_31"),
+       PINCTRL_PIN(32, "GPIO_32"),
+       PINCTRL_PIN(33, "GPIO_33"),
+       PINCTRL_PIN(34, "GPIO_34"),
+       PINCTRL_PIN(35, "GPIO_35"),
+       PINCTRL_PIN(36, "GPIO_36"),
+       PINCTRL_PIN(37, "GPIO_37"),
+       PINCTRL_PIN(38, "GPIO_38"),
+       PINCTRL_PIN(39, "GPIO_39"),
+       PINCTRL_PIN(40, "GPIO_40"),
+       PINCTRL_PIN(41, "GPIO_41"),
+       PINCTRL_PIN(42, "GPIO_42"),
+       PINCTRL_PIN(43, "GPIO_43"),
+       PINCTRL_PIN(44, "GPIO_44"),
+       PINCTRL_PIN(45, "GPIO_45"),
+       PINCTRL_PIN(46, "GPIO_46"),
+       PINCTRL_PIN(47, "GPIO_47"),
+       PINCTRL_PIN(48, "GPIO_48"),
+       PINCTRL_PIN(49, "GPIO_49"),
+       PINCTRL_PIN(50, "GPIO_50"),
+       PINCTRL_PIN(51, "GPIO_51"),
+       PINCTRL_PIN(52, "GPIO_52"),
+       PINCTRL_PIN(53, "GPIO_53"),
+       PINCTRL_PIN(54, "GPIO_54"),
+       PINCTRL_PIN(55, "GPIO_55"),
+       PINCTRL_PIN(56, "GPIO_56"),
+       PINCTRL_PIN(57, "GPIO_57"),
+       PINCTRL_PIN(58, "GPIO_58"),
+       PINCTRL_PIN(59, "GPIO_59"),
+       PINCTRL_PIN(60, "GPIO_60"),
+       PINCTRL_PIN(61, "GPIO_61"),
+       PINCTRL_PIN(62, "GPIO_62"),
+       PINCTRL_PIN(63, "GPIO_63"),
+       PINCTRL_PIN(64, "GPIO_64"),
+       PINCTRL_PIN(65, "GPIO_65"),
+       PINCTRL_PIN(66, "GPIO_66"),
+       PINCTRL_PIN(67, "GPIO_67"),
+       PINCTRL_PIN(68, "GPIO_68"),
+       PINCTRL_PIN(69, "GPIO_69"),
+       PINCTRL_PIN(70, "GPIO_70"),
+       PINCTRL_PIN(71, "GPIO_71"),
+       PINCTRL_PIN(72, "GPIO_72"),
+       PINCTRL_PIN(73, "GPIO_73"),
+       PINCTRL_PIN(74, "GPIO_74"),
+       PINCTRL_PIN(75, "GPIO_75"),
+       PINCTRL_PIN(76, "GPIO_76"),
+       PINCTRL_PIN(77, "GPIO_77"),
+       PINCTRL_PIN(78, "GPIO_78"),
+       PINCTRL_PIN(79, "GPIO_79"),
+       PINCTRL_PIN(80, "GPIO_80"),
+       PINCTRL_PIN(81, "GPIO_81"),
+       PINCTRL_PIN(82, "GPIO_82"),
+       PINCTRL_PIN(83, "GPIO_83"),
+       PINCTRL_PIN(84, "GPIO_84"),
+       PINCTRL_PIN(85, "GPIO_85"),
+       PINCTRL_PIN(86, "GPIO_86"),
+       PINCTRL_PIN(87, "GPIO_87"),
+       PINCTRL_PIN(88, "GPIO_88"),
+       PINCTRL_PIN(89, "GPIO_89"),
+       PINCTRL_PIN(90, "GPIO_90"),
+       PINCTRL_PIN(91, "GPIO_91"),
+       PINCTRL_PIN(92, "GPIO_92"),
+       PINCTRL_PIN(93, "GPIO_93"),
+       PINCTRL_PIN(94, "GPIO_94"),
+       PINCTRL_PIN(95, "GPIO_95"),
+       PINCTRL_PIN(96, "GPIO_96"),
+       PINCTRL_PIN(97, "GPIO_97"),
+       PINCTRL_PIN(98, "GPIO_98"),
+       PINCTRL_PIN(99, "GPIO_99"),
+       PINCTRL_PIN(100, "GPIO_100"),
+       PINCTRL_PIN(101, "GPIO_101"),
+       PINCTRL_PIN(102, "GPIO_102"),
+       PINCTRL_PIN(103, "GPIO_103"),
+       PINCTRL_PIN(104, "GPIO_104"),
+       PINCTRL_PIN(105, "GPIO_105"),
+       PINCTRL_PIN(106, "GPIO_106"),
+       PINCTRL_PIN(107, "GPIO_107"),
+       PINCTRL_PIN(108, "GPIO_108"),
+       PINCTRL_PIN(109, "GPIO_109"),
+       PINCTRL_PIN(110, "GPIO_110"),
+       PINCTRL_PIN(111, "GPIO_111"),
+       PINCTRL_PIN(112, "GPIO_112"),
+       PINCTRL_PIN(113, "GPIO_113"),
+       PINCTRL_PIN(114, "GPIO_114"),
+       PINCTRL_PIN(115, "GPIO_115"),
+       PINCTRL_PIN(116, "GPIO_116"),
+       PINCTRL_PIN(117, "GPIO_117"),
+       PINCTRL_PIN(118, "GPIO_118"),
+       PINCTRL_PIN(119, "GPIO_119"),
+       PINCTRL_PIN(120, "GPIO_120"),
+       PINCTRL_PIN(121, "GPIO_121"),
+       PINCTRL_PIN(122, "GPIO_122"),
+       PINCTRL_PIN(123, "GPIO_123"),
+       PINCTRL_PIN(124, "GPIO_124"),
+       PINCTRL_PIN(125, "GPIO_125"),
+       PINCTRL_PIN(126, "GPIO_126"),
+       PINCTRL_PIN(127, "GPIO_127"),
+       PINCTRL_PIN(128, "GPIO_128"),
+       PINCTRL_PIN(129, "GPIO_129"),
+       PINCTRL_PIN(130, "GPIO_130"),
+       PINCTRL_PIN(131, "GPIO_131"),
+       PINCTRL_PIN(132, "GPIO_132"),
+       PINCTRL_PIN(133, "GPIO_133"),
+       PINCTRL_PIN(134, "GPIO_134"),
+       PINCTRL_PIN(135, "GPIO_135"),
+       PINCTRL_PIN(136, "GPIO_136"),
+       PINCTRL_PIN(137, "GPIO_137"),
+       PINCTRL_PIN(138, "GPIO_138"),
+       PINCTRL_PIN(139, "GPIO_139"),
+       PINCTRL_PIN(140, "GPIO_140"),
+       PINCTRL_PIN(141, "GPIO_141"),
+       PINCTRL_PIN(142, "GPIO_142"),
+       PINCTRL_PIN(143, "GPIO_143"),
+       PINCTRL_PIN(144, "GPIO_144"),
+       PINCTRL_PIN(145, "SDC1_CLK"),
+       PINCTRL_PIN(146, "SDC1_CMD"),
+       PINCTRL_PIN(147, "SDC1_DATA"),
+       PINCTRL_PIN(148, "SDC1_RCLK"),
+       PINCTRL_PIN(149, "SDC2_CLK"),
+       PINCTRL_PIN(150, "SDC2_CMD"),
+       PINCTRL_PIN(151, "SDC2_DATA"),
+       PINCTRL_PIN(152, "QDSD_CLK"),
+       PINCTRL_PIN(153, "QDSD_CMD"),
+       PINCTRL_PIN(154, "QDSD_DATA0"),
+       PINCTRL_PIN(155, "QDSD_DATA1"),
+       PINCTRL_PIN(156, "QDSD_DATA2"),
+       PINCTRL_PIN(157, "QDSD_DATA3"),
+};
+
+#define DECLARE_MSM_GPIO_PINS(pin) \
+       static const unsigned int gpio##pin##_pins[] = { pin }
+DECLARE_MSM_GPIO_PINS(0);
+DECLARE_MSM_GPIO_PINS(1);
+DECLARE_MSM_GPIO_PINS(2);
+DECLARE_MSM_GPIO_PINS(3);
+DECLARE_MSM_GPIO_PINS(4);
+DECLARE_MSM_GPIO_PINS(5);
+DECLARE_MSM_GPIO_PINS(6);
+DECLARE_MSM_GPIO_PINS(7);
+DECLARE_MSM_GPIO_PINS(8);
+DECLARE_MSM_GPIO_PINS(9);
+DECLARE_MSM_GPIO_PINS(10);
+DECLARE_MSM_GPIO_PINS(11);
+DECLARE_MSM_GPIO_PINS(12);
+DECLARE_MSM_GPIO_PINS(13);
+DECLARE_MSM_GPIO_PINS(14);
+DECLARE_MSM_GPIO_PINS(15);
+DECLARE_MSM_GPIO_PINS(16);
+DECLARE_MSM_GPIO_PINS(17);
+DECLARE_MSM_GPIO_PINS(18);
+DECLARE_MSM_GPIO_PINS(19);
+DECLARE_MSM_GPIO_PINS(20);
+DECLARE_MSM_GPIO_PINS(21);
+DECLARE_MSM_GPIO_PINS(22);
+DECLARE_MSM_GPIO_PINS(23);
+DECLARE_MSM_GPIO_PINS(24);
+DECLARE_MSM_GPIO_PINS(25);
+DECLARE_MSM_GPIO_PINS(26);
+DECLARE_MSM_GPIO_PINS(27);
+DECLARE_MSM_GPIO_PINS(28);
+DECLARE_MSM_GPIO_PINS(29);
+DECLARE_MSM_GPIO_PINS(30);
+DECLARE_MSM_GPIO_PINS(31);
+DECLARE_MSM_GPIO_PINS(32);
+DECLARE_MSM_GPIO_PINS(33);
+DECLARE_MSM_GPIO_PINS(34);
+DECLARE_MSM_GPIO_PINS(35);
+DECLARE_MSM_GPIO_PINS(36);
+DECLARE_MSM_GPIO_PINS(37);
+DECLARE_MSM_GPIO_PINS(38);
+DECLARE_MSM_GPIO_PINS(39);
+DECLARE_MSM_GPIO_PINS(40);
+DECLARE_MSM_GPIO_PINS(41);
+DECLARE_MSM_GPIO_PINS(42);
+DECLARE_MSM_GPIO_PINS(43);
+DECLARE_MSM_GPIO_PINS(44);
+DECLARE_MSM_GPIO_PINS(45);
+DECLARE_MSM_GPIO_PINS(46);
+DECLARE_MSM_GPIO_PINS(47);
+DECLARE_MSM_GPIO_PINS(48);
+DECLARE_MSM_GPIO_PINS(49);
+DECLARE_MSM_GPIO_PINS(50);
+DECLARE_MSM_GPIO_PINS(51);
+DECLARE_MSM_GPIO_PINS(52);
+DECLARE_MSM_GPIO_PINS(53);
+DECLARE_MSM_GPIO_PINS(54);
+DECLARE_MSM_GPIO_PINS(55);
+DECLARE_MSM_GPIO_PINS(56);
+DECLARE_MSM_GPIO_PINS(57);
+DECLARE_MSM_GPIO_PINS(58);
+DECLARE_MSM_GPIO_PINS(59);
+DECLARE_MSM_GPIO_PINS(60);
+DECLARE_MSM_GPIO_PINS(61);
+DECLARE_MSM_GPIO_PINS(62);
+DECLARE_MSM_GPIO_PINS(63);
+DECLARE_MSM_GPIO_PINS(64);
+DECLARE_MSM_GPIO_PINS(65);
+DECLARE_MSM_GPIO_PINS(66);
+DECLARE_MSM_GPIO_PINS(67);
+DECLARE_MSM_GPIO_PINS(68);
+DECLARE_MSM_GPIO_PINS(69);
+DECLARE_MSM_GPIO_PINS(70);
+DECLARE_MSM_GPIO_PINS(71);
+DECLARE_MSM_GPIO_PINS(72);
+DECLARE_MSM_GPIO_PINS(73);
+DECLARE_MSM_GPIO_PINS(74);
+DECLARE_MSM_GPIO_PINS(75);
+DECLARE_MSM_GPIO_PINS(76);
+DECLARE_MSM_GPIO_PINS(77);
+DECLARE_MSM_GPIO_PINS(78);
+DECLARE_MSM_GPIO_PINS(79);
+DECLARE_MSM_GPIO_PINS(80);
+DECLARE_MSM_GPIO_PINS(81);
+DECLARE_MSM_GPIO_PINS(82);
+DECLARE_MSM_GPIO_PINS(83);
+DECLARE_MSM_GPIO_PINS(84);
+DECLARE_MSM_GPIO_PINS(85);
+DECLARE_MSM_GPIO_PINS(86);
+DECLARE_MSM_GPIO_PINS(87);
+DECLARE_MSM_GPIO_PINS(88);
+DECLARE_MSM_GPIO_PINS(89);
+DECLARE_MSM_GPIO_PINS(90);
+DECLARE_MSM_GPIO_PINS(91);
+DECLARE_MSM_GPIO_PINS(92);
+DECLARE_MSM_GPIO_PINS(93);
+DECLARE_MSM_GPIO_PINS(94);
+DECLARE_MSM_GPIO_PINS(95);
+DECLARE_MSM_GPIO_PINS(96);
+DECLARE_MSM_GPIO_PINS(97);
+DECLARE_MSM_GPIO_PINS(98);
+DECLARE_MSM_GPIO_PINS(99);
+DECLARE_MSM_GPIO_PINS(100);
+DECLARE_MSM_GPIO_PINS(101);
+DECLARE_MSM_GPIO_PINS(102);
+DECLARE_MSM_GPIO_PINS(103);
+DECLARE_MSM_GPIO_PINS(104);
+DECLARE_MSM_GPIO_PINS(105);
+DECLARE_MSM_GPIO_PINS(106);
+DECLARE_MSM_GPIO_PINS(107);
+DECLARE_MSM_GPIO_PINS(108);
+DECLARE_MSM_GPIO_PINS(109);
+DECLARE_MSM_GPIO_PINS(110);
+DECLARE_MSM_GPIO_PINS(111);
+DECLARE_MSM_GPIO_PINS(112);
+DECLARE_MSM_GPIO_PINS(113);
+DECLARE_MSM_GPIO_PINS(114);
+DECLARE_MSM_GPIO_PINS(115);
+DECLARE_MSM_GPIO_PINS(116);
+DECLARE_MSM_GPIO_PINS(117);
+DECLARE_MSM_GPIO_PINS(118);
+DECLARE_MSM_GPIO_PINS(119);
+DECLARE_MSM_GPIO_PINS(120);
+DECLARE_MSM_GPIO_PINS(121);
+DECLARE_MSM_GPIO_PINS(122);
+DECLARE_MSM_GPIO_PINS(123);
+DECLARE_MSM_GPIO_PINS(124);
+DECLARE_MSM_GPIO_PINS(125);
+DECLARE_MSM_GPIO_PINS(126);
+DECLARE_MSM_GPIO_PINS(127);
+DECLARE_MSM_GPIO_PINS(128);
+DECLARE_MSM_GPIO_PINS(129);
+DECLARE_MSM_GPIO_PINS(130);
+DECLARE_MSM_GPIO_PINS(131);
+DECLARE_MSM_GPIO_PINS(132);
+DECLARE_MSM_GPIO_PINS(133);
+DECLARE_MSM_GPIO_PINS(134);
+DECLARE_MSM_GPIO_PINS(135);
+DECLARE_MSM_GPIO_PINS(136);
+DECLARE_MSM_GPIO_PINS(137);
+DECLARE_MSM_GPIO_PINS(138);
+DECLARE_MSM_GPIO_PINS(139);
+DECLARE_MSM_GPIO_PINS(140);
+DECLARE_MSM_GPIO_PINS(141);
+DECLARE_MSM_GPIO_PINS(142);
+DECLARE_MSM_GPIO_PINS(143);
+DECLARE_MSM_GPIO_PINS(144);
+
+static const unsigned int sdc1_clk_pins[] = { 145 };
+static const unsigned int sdc1_cmd_pins[] = { 146 };
+static const unsigned int sdc1_data_pins[] = { 147 };
+static const unsigned int sdc1_rclk_pins[] = { 148 };
+static const unsigned int sdc2_clk_pins[] = { 149 };
+static const unsigned int sdc2_cmd_pins[] = { 150 };
+static const unsigned int sdc2_data_pins[] = { 151 };
+static const unsigned int qdsd_clk_pins[] = { 152 };
+static const unsigned int qdsd_cmd_pins[] = { 153 };
+static const unsigned int qdsd_data0_pins[] = { 154 };
+static const unsigned int qdsd_data1_pins[] = { 155 };
+static const unsigned int qdsd_data2_pins[] = { 156 };
+static const unsigned int qdsd_data3_pins[] = { 157 };
+
+enum msm8976_functions {
+       msm_mux_gpio,
+       msm_mux_blsp_uart1,
+       msm_mux_blsp_spi1,
+       msm_mux_smb_int,
+       msm_mux_blsp_i2c1,
+       msm_mux_blsp_spi2,
+       msm_mux_blsp_uart2,
+       msm_mux_blsp_i2c2,
+       msm_mux_gcc_gp1_clk_b,
+       msm_mux_blsp_spi3,
+       msm_mux_qdss_tracedata_b,
+       msm_mux_blsp_i2c3,
+       msm_mux_gcc_gp2_clk_b,
+       msm_mux_gcc_gp3_clk_b,
+       msm_mux_blsp_spi4,
+       msm_mux_cap_int,
+       msm_mux_blsp_i2c4,
+       msm_mux_blsp_spi5,
+       msm_mux_blsp_uart5,
+       msm_mux_qdss_traceclk_a,
+       msm_mux_m_voc,
+       msm_mux_blsp_i2c5,
+       msm_mux_qdss_tracectl_a,
+       msm_mux_qdss_tracedata_a,
+       msm_mux_blsp_spi6,
+       msm_mux_blsp_uart6,
+       msm_mux_qdss_tracectl_b,
+       msm_mux_blsp_i2c6,
+       msm_mux_qdss_traceclk_b,
+       msm_mux_mdp_vsync,
+       msm_mux_pri_mi2s_mclk_a,
+       msm_mux_sec_mi2s_mclk_a,
+       msm_mux_cam_mclk,
+       msm_mux_cci0_i2c,
+       msm_mux_cci1_i2c,
+       msm_mux_blsp1_spi,
+       msm_mux_blsp3_spi,
+       msm_mux_gcc_gp1_clk_a,
+       msm_mux_gcc_gp2_clk_a,
+       msm_mux_gcc_gp3_clk_a,
+       msm_mux_uim_batt,
+       msm_mux_sd_write,
+       msm_mux_uim1_data,
+       msm_mux_uim1_clk,
+       msm_mux_uim1_reset,
+       msm_mux_uim1_present,
+       msm_mux_uim2_data,
+       msm_mux_uim2_clk,
+       msm_mux_uim2_reset,
+       msm_mux_uim2_present,
+       msm_mux_ts_xvdd,
+       msm_mux_mipi_dsi0,
+       msm_mux_us_euro,
+       msm_mux_ts_resout,
+       msm_mux_ts_sample,
+       msm_mux_sec_mi2s_mclk_b,
+       msm_mux_pri_mi2s,
+       msm_mux_codec_reset,
+       msm_mux_cdc_pdm0,
+       msm_mux_us_emitter,
+       msm_mux_pri_mi2s_mclk_b,
+       msm_mux_pri_mi2s_mclk_c,
+       msm_mux_lpass_slimbus,
+       msm_mux_lpass_slimbus0,
+       msm_mux_lpass_slimbus1,
+       msm_mux_codec_int1,
+       msm_mux_codec_int2,
+       msm_mux_wcss_bt,
+       msm_mux_sdc3,
+       msm_mux_wcss_wlan2,
+       msm_mux_wcss_wlan1,
+       msm_mux_wcss_wlan0,
+       msm_mux_wcss_wlan,
+       msm_mux_wcss_fm,
+       msm_mux_key_volp,
+       msm_mux_key_snapshot,
+       msm_mux_key_focus,
+       msm_mux_key_home,
+       msm_mux_pwr_down,
+       msm_mux_dmic0_clk,
+       msm_mux_hdmi_int,
+       msm_mux_dmic0_data,
+       msm_mux_wsa_vi,
+       msm_mux_wsa_en,
+       msm_mux_blsp_spi8,
+       msm_mux_wsa_irq,
+       msm_mux_blsp_i2c8,
+       msm_mux_pa_indicator,
+       msm_mux_modem_tsync,
+       msm_mux_ssbi_wtr1,
+       msm_mux_gsm1_tx,
+       msm_mux_gsm0_tx,
+       msm_mux_sdcard_det,
+       msm_mux_sec_mi2s,
+       msm_mux_ss_switch,
+       msm_mux_NA,
+};
+
+static const char * const gpio_groups[] = {
+       "gpio0", "gpio1", "gpio2", "gpio3", "gpio4", "gpio5", "gpio6", "gpio7",
+       "gpio8", "gpio9", "gpio10", "gpio11", "gpio12", "gpio13", "gpio14",
+       "gpio15", "gpio16", "gpio17", "gpio18", "gpio19", "gpio20", "gpio21",
+       "gpio22", "gpio23", "gpio24", "gpio25", "gpio26", "gpio27", "gpio28",
+       "gpio29", "gpio30", "gpio31", "gpio32", "gpio33", "gpio34", "gpio35",
+       "gpio36", "gpio37", "gpio38", "gpio39", "gpio40", "gpio41", "gpio42",
+       "gpio43", "gpio44", "gpio45", "gpio46", "gpio47", "gpio48", "gpio49",
+       "gpio50", "gpio51", "gpio52", "gpio53", "gpio54", "gpio55", "gpio56",
+       "gpio57", "gpio58", "gpio59", "gpio60", "gpio61", "gpio62", "gpio63",
+       "gpio64", "gpio65", "gpio66", "gpio67", "gpio68", "gpio69", "gpio70",
+       "gpio71", "gpio72", "gpio73", "gpio74", "gpio75", "gpio76", "gpio77",
+       "gpio78", "gpio79", "gpio80", "gpio81", "gpio82", "gpio83", "gpio84",
+       "gpio85", "gpio86", "gpio87", "gpio88", "gpio89", "gpio90", "gpio91",
+       "gpio92", "gpio93", "gpio94", "gpio95", "gpio96", "gpio97", "gpio98",
+       "gpio99", "gpio100", "gpio101", "gpio102", "gpio103", "gpio104",
+       "gpio105", "gpio106", "gpio107", "gpio108", "gpio109", "gpio110",
+       "gpio111", "gpio112", "gpio113", "gpio114", "gpio115", "gpio116",
+       "gpio117", "gpio118", "gpio119", "gpio120", "gpio121", "gpio122",
+       "gpio123", "gpio124", "gpio125", "gpio126", "gpio127", "gpio128",
+       "gpio129", "gpio130", "gpio131", "gpio132", "gpio133", "gpio134",
+       "gpio135", "gpio136", "gpio137", "gpio138", "gpio139", "gpio140",
+       "gpio141", "gpio142", "gpio143", "gpio144",
+};
+static const char * const blsp_uart1_groups[] = {
+       "gpio0", "gpio1", "gpio2", "gpio3",
+};
+static const char * const blsp_spi1_groups[] = {
+       "gpio0", "gpio1", "gpio2", "gpio3",
+};
+static const char * const smb_int_groups[] = {
+       "gpio1",
+};
+static const char * const blsp_i2c1_groups[] = {
+       "gpio2", "gpio3",
+};
+static const char * const blsp_spi2_groups[] = {
+       "gpio4", "gpio5", "gpio6", "gpio7",
+};
+static const char * const blsp_uart2_groups[] = {
+       "gpio4", "gpio5", "gpio6", "gpio7",
+};
+static const char * const blsp_i2c2_groups[] = {
+       "gpio6", "gpio7",
+};
+static const char * const gcc_gp1_clk_b_groups[] = {
+       "gpio105",
+};
+static const char * const blsp_spi3_groups[] = {
+       "gpio8", "gpio9", "gpio10", "gpio11",
+};
+static const char * const qdss_tracedata_b_groups[] = {
+       "gpio26", "gpio27", "gpio28", "gpio29", "gpio30",
+       "gpio31", "gpio33", "gpio34", "gpio35", "gpio36", "gpio37", "gpio38",
+       "gpio116", "gpio126", "gpio128", "gpio129",
+};
+static const char * const blsp_i2c3_groups[] = {
+       "gpio10", "gpio11",
+};
+static const char * const gcc_gp2_clk_b_groups[] = {
+       "gpio12",
+};
+static const char * const gcc_gp3_clk_b_groups[] = {
+       "gpio13",
+};
+static const char * const blsp_spi4_groups[] = {
+       "gpio12", "gpio13", "gpio14", "gpio15",
+};
+static const char * const cap_int_groups[] = {
+       "gpio13",
+};
+static const char * const blsp_i2c4_groups[] = {
+       "gpio14", "gpio15",
+};
+static const char * const blsp_spi5_groups[] = {
+       "gpio134", "gpio135", "gpio136", "gpio137",
+};
+static const char * const blsp_uart5_groups[] = {
+       "gpio134", "gpio135", "gpio136", "gpio137",
+};
+static const char * const qdss_traceclk_a_groups[] = {
+       "gpio46",
+};
+const char * const m_voc_groups[] = {
+       "gpio123", "gpio124",
+};
+static const char * const blsp_i2c5_groups[] = {
+       "gpio136", "gpio137",
+};
+static const char * const qdss_tracectl_a_groups[] = {
+       "gpio45",
+};
+static const char * const qdss_tracedata_a_groups[] = {
+       "gpio8", "gpio9", "gpio10", "gpio39", "gpio40", "gpio41", "gpio42",
+       "gpio43", "gpio44", "gpio47", "gpio48", "gpio62", "gpio69", "gpio120",
+       "gpio121", "gpio130", "gpio131",
+};
+static const char * const blsp_spi6_groups[] = {
+       "gpio20", "gpio21", "gpio22", "gpio23",
+};
+static const char * const blsp_uart6_groups[] = {
+       "gpio20", "gpio21", "gpio22", "gpio23",
+};
+static const char * const qdss_tracectl_b_groups[] = {
+       "gpio5",
+};
+static const char * const blsp_i2c6_groups[] = {
+       "gpio22", "gpio23",
+};
+static const char * const qdss_traceclk_b_groups[] = {
+       "gpio5",
+};
+static const char * const mdp_vsync_groups[] = {
+       "gpio24", "gpio25",
+};
+static const char * const pri_mi2s_mclk_a_groups[] = {
+       "gpio126",
+};
+static const char * const sec_mi2s_mclk_a_groups[] = {
+       "gpio62",
+};
+static const char * const cam_mclk_groups[] = {
+       "gpio26", "gpio27", "gpio28",
+};
+static const char * const cci0_i2c_groups[] = {
+       "gpio30", "gpio29",
+};
+static const char * const cci1_i2c_groups[] = {
+       "gpio104", "gpio103",
+};
+static const char * const blsp1_spi_groups[] = {
+       "gpio101",
+};
+static const char * const blsp3_spi_groups[] = {
+       "gpio106", "gpio107",
+};
+static const char * const gcc_gp1_clk_a_groups[] = {
+       "gpio49",
+};
+static const char * const gcc_gp2_clk_a_groups[] = {
+       "gpio50",
+};
+static const char * const gcc_gp3_clk_a_groups[] = {
+       "gpio51",
+};
+static const char * const uim_batt_groups[] = {
+       "gpio61",
+};
+static const char * const sd_write_groups[] = {
+       "gpio50",
+};
+static const char * const uim2_data_groups[] = {
+       "gpio51",
+};
+static const char * const uim2_clk_groups[] = {
+       "gpio52",
+};
+static const char * const uim2_reset_groups[] = {
+       "gpio53",
+};
+static const char * const uim2_present_groups[] = {
+       "gpio54",
+};
+static const char * const uim1_data_groups[] = {
+       "gpio55",
+};
+static const char * const uim1_clk_groups[] = {
+       "gpio56",
+};
+static const char * const uim1_reset_groups[] = {
+       "gpio57",
+};
+static const char * const uim1_present_groups[] = {
+       "gpio58",
+};
+static const char * const ts_xvdd_groups[] = {
+       "gpio60",
+};
+static const char * const mipi_dsi0_groups[] = {
+       "gpio61",
+};
+static const char * const us_euro_groups[] = {
+       "gpio63",
+};
+static const char * const ts_resout_groups[] = {
+       "gpio64",
+};
+static const char * const ts_sample_groups[] = {
+       "gpio65",
+};
+static const char * const sec_mi2s_mclk_b_groups[] = {
+       "gpio66",
+};
+static const char * const pri_mi2s_groups[] = {
+       "gpio122", "gpio123", "gpio124", "gpio125", "gpio127",
+};
+static const char * const codec_reset_groups[] = {
+       "gpio67",
+};
+static const char * const cdc_pdm0_groups[] = {
+       "gpio116", "gpio117", "gpio118", "gpio119", "gpio120", "gpio121",
+};
+static const char * const us_emitter_groups[] = {
+       "gpio68",
+};
+static const char * const pri_mi2s_mclk_b_groups[] = {
+       "gpio62",
+};
+static const char * const pri_mi2s_mclk_c_groups[] = {
+       "gpio116",
+};
+static const char * const lpass_slimbus_groups[] = {
+       "gpio117",
+};
+static const char * const lpass_slimbus0_groups[] = {
+       "gpio118",
+};
+static const char * const lpass_slimbus1_groups[] = {
+       "gpio119",
+};
+static const char * const codec_int1_groups[] = {
+       "gpio73",
+};
+static const char * const codec_int2_groups[] = {
+       "gpio74",
+};
+static const char * const wcss_bt_groups[] = {
+       "gpio39", "gpio47", "gpio88",
+};
+static const char * const sdc3_groups[] = {
+       "gpio39", "gpio40", "gpio41",
+       "gpio42", "gpio43", "gpio44",
+};
+static const char * const wcss_wlan2_groups[] = {
+       "gpio40",
+};
+static const char * const wcss_wlan1_groups[] = {
+       "gpio41",
+};
+static const char * const wcss_wlan0_groups[] = {
+       "gpio42",
+};
+static const char * const wcss_wlan_groups[] = {
+       "gpio43", "gpio44",
+};
+static const char * const wcss_fm_groups[] = {
+       "gpio45", "gpio46",
+};
+static const char * const key_volp_groups[] = {
+       "gpio85",
+};
+static const char * const key_snapshot_groups[] = {
+       "gpio86",
+};
+static const char * const key_focus_groups[] = {
+       "gpio87",
+};
+static const char * const key_home_groups[] = {
+       "gpio88",
+};
+static const char * const pwr_down_groups[] = {
+       "gpio89",
+};
+static const char * const dmic0_clk_groups[] = {
+       "gpio66",
+};
+static const char * const hdmi_int_groups[] = {
+       "gpio90",
+};
+static const char * const dmic0_data_groups[] = {
+       "gpio67",
+};
+static const char * const wsa_vi_groups[] = {
+       "gpio108", "gpio109",
+};
+static const char * const wsa_en_groups[] = {
+       "gpio96",
+};
+static const char * const blsp_spi8_groups[] = {
+       "gpio16", "gpio17", "gpio18", "gpio19",
+};
+static const char * const wsa_irq_groups[] = {
+       "gpio97",
+};
+static const char * const blsp_i2c8_groups[] = {
+       "gpio18", "gpio19",
+};
+static const char * const pa_indicator_groups[] = {
+       "gpio92",
+};
+static const char * const modem_tsync_groups[] = {
+       "gpio93",
+};
+static const char * const nav_tsync_groups[] = {
+       "gpio93",
+};
+static const char * const ssbi_wtr1_groups[] = {
+       "gpio79", "gpio94",
+};
+static const char * const gsm1_tx_groups[] = {
+       "gpio95",
+};
+static const char * const gsm0_tx_groups[] = {
+       "gpio99",
+};
+static const char * const sdcard_det_groups[] = {
+       "gpio133",
+};
+static const char * const sec_mi2s_groups[] = {
+       "gpio102", "gpio105", "gpio134", "gpio135",
+};
+
+static const char * const ss_switch_groups[] = {
+       "gpio139",
+};
+
+static const struct msm_function msm8976_functions[] = {
+       FUNCTION(gpio),
+       FUNCTION(blsp_spi1),
+       FUNCTION(smb_int),
+       FUNCTION(blsp_i2c1),
+       FUNCTION(blsp_spi2),
+       FUNCTION(blsp_uart1),
+       FUNCTION(blsp_uart2),
+       FUNCTION(blsp_i2c2),
+       FUNCTION(gcc_gp1_clk_b),
+       FUNCTION(blsp_spi3),
+       FUNCTION(qdss_tracedata_b),
+       FUNCTION(blsp_i2c3),
+       FUNCTION(gcc_gp2_clk_b),
+       FUNCTION(gcc_gp3_clk_b),
+       FUNCTION(blsp_spi4),
+       FUNCTION(cap_int),
+       FUNCTION(blsp_i2c4),
+       FUNCTION(blsp_spi5),
+       FUNCTION(blsp_uart5),
+       FUNCTION(qdss_traceclk_a),
+       FUNCTION(m_voc),
+       FUNCTION(blsp_i2c5),
+       FUNCTION(qdss_tracectl_a),
+       FUNCTION(qdss_tracedata_a),
+       FUNCTION(blsp_spi6),
+       FUNCTION(blsp_uart6),
+       FUNCTION(qdss_tracectl_b),
+       FUNCTION(blsp_i2c6),
+       FUNCTION(qdss_traceclk_b),
+       FUNCTION(mdp_vsync),
+       FUNCTION(pri_mi2s_mclk_a),
+       FUNCTION(sec_mi2s_mclk_a),
+       FUNCTION(cam_mclk),
+       FUNCTION(cci0_i2c),
+       FUNCTION(cci1_i2c),
+       FUNCTION(blsp1_spi),
+       FUNCTION(blsp3_spi),
+       FUNCTION(gcc_gp1_clk_a),
+       FUNCTION(gcc_gp2_clk_a),
+       FUNCTION(gcc_gp3_clk_a),
+       FUNCTION(uim_batt),
+       FUNCTION(sd_write),
+       FUNCTION(uim1_data),
+       FUNCTION(uim1_clk),
+       FUNCTION(uim1_reset),
+       FUNCTION(uim1_present),
+       FUNCTION(uim2_data),
+       FUNCTION(uim2_clk),
+       FUNCTION(uim2_reset),
+       FUNCTION(uim2_present),
+       FUNCTION(ts_xvdd),
+       FUNCTION(mipi_dsi0),
+       FUNCTION(us_euro),
+       FUNCTION(ts_resout),
+       FUNCTION(ts_sample),
+       FUNCTION(sec_mi2s_mclk_b),
+       FUNCTION(pri_mi2s),
+       FUNCTION(codec_reset),
+       FUNCTION(cdc_pdm0),
+       FUNCTION(us_emitter),
+       FUNCTION(pri_mi2s_mclk_b),
+       FUNCTION(pri_mi2s_mclk_c),
+       FUNCTION(lpass_slimbus),
+       FUNCTION(lpass_slimbus0),
+       FUNCTION(lpass_slimbus1),
+       FUNCTION(codec_int1),
+       FUNCTION(codec_int2),
+       FUNCTION(wcss_bt),
+       FUNCTION(sdc3),
+       FUNCTION(wcss_wlan2),
+       FUNCTION(wcss_wlan1),
+       FUNCTION(wcss_wlan0),
+       FUNCTION(wcss_wlan),
+       FUNCTION(wcss_fm),
+       FUNCTION(key_volp),
+       FUNCTION(key_snapshot),
+       FUNCTION(key_focus),
+       FUNCTION(key_home),
+       FUNCTION(pwr_down),
+       FUNCTION(dmic0_clk),
+       FUNCTION(hdmi_int),
+       FUNCTION(dmic0_data),
+       FUNCTION(wsa_vi),
+       FUNCTION(wsa_en),
+       FUNCTION(blsp_spi8),
+       FUNCTION(wsa_irq),
+       FUNCTION(blsp_i2c8),
+       FUNCTION(pa_indicator),
+       FUNCTION(modem_tsync),
+       FUNCTION(ssbi_wtr1),
+       FUNCTION(gsm1_tx),
+       FUNCTION(gsm0_tx),
+       FUNCTION(sdcard_det),
+       FUNCTION(sec_mi2s),
+       FUNCTION(ss_switch),
+};
+
+static const struct msm_pingroup msm8976_groups[] = {
+       PINGROUP(0, blsp_spi1, blsp_uart1, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(1, blsp_spi1, blsp_uart1, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(2, blsp_spi1, blsp_uart1, blsp_i2c1, NA, NA, NA, NA, NA, NA),
+       PINGROUP(3, blsp_spi1, blsp_uart1, blsp_i2c1, NA, NA, NA, NA, NA, NA),
+       PINGROUP(4, blsp_spi2, blsp_uart2, NA, NA, NA, qdss_tracectl_b, NA, NA, NA),
+       PINGROUP(5, blsp_spi2, blsp_uart2, NA, NA, NA, qdss_traceclk_b, NA, NA, NA),
+       PINGROUP(6, blsp_spi2, blsp_uart2, blsp_i2c2, NA, NA, NA, NA, NA, NA),
+       PINGROUP(7, blsp_spi2, blsp_uart2, blsp_i2c2, NA, NA, NA, NA, NA, NA),
+       PINGROUP(8, blsp_spi3, NA, NA, NA, NA, qdss_tracedata_a, NA, NA, NA),
+       PINGROUP(9, blsp_spi3, NA, NA, NA, qdss_tracedata_a, NA, NA, NA, NA),
+       PINGROUP(10, blsp_spi3, NA, blsp_i2c3, NA, NA, qdss_tracedata_a, NA, NA, NA),
+       PINGROUP(11, blsp_spi3, NA, blsp_i2c3, NA, NA, NA, NA, NA, NA),
+       PINGROUP(12, blsp_spi4, NA, gcc_gp2_clk_b, NA, NA, NA, NA, NA, NA),
+       PINGROUP(13, blsp_spi4, NA, gcc_gp3_clk_b, NA, NA, NA, NA, NA, NA),
+       PINGROUP(14, blsp_spi4, NA, blsp_i2c4, NA, NA, NA, NA, NA, NA),
+       PINGROUP(15, blsp_spi4, NA, blsp_i2c4, NA, NA, NA, NA, NA, NA),
+       PINGROUP(16, blsp_spi8, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(17, blsp_spi8, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(18, blsp_spi8, NA, blsp_i2c8, NA, NA, NA, NA, NA, NA),
+       PINGROUP(19, blsp_spi8, NA, blsp_i2c8, NA, NA, NA, NA, NA, NA),
+       PINGROUP(20, blsp_spi6, blsp_uart6, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(21, blsp_spi6, blsp_uart6, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(22, blsp_spi6, blsp_uart6, blsp_i2c6, NA, NA, NA, NA, NA, NA),
+       PINGROUP(23, blsp_spi6, blsp_uart6, blsp_i2c6, NA, NA, NA, NA, NA, NA),
+       PINGROUP(24, mdp_vsync, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(25, mdp_vsync, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(26, cam_mclk, NA, NA, NA, NA, qdss_tracedata_b, NA, NA, NA),
+       PINGROUP(27, cam_mclk, NA, NA, NA, NA, NA, qdss_tracedata_b, NA, NA),
+       PINGROUP(28, cam_mclk, NA, NA, NA, NA, qdss_tracedata_b, NA, NA, NA),
+       PINGROUP(29, cci0_i2c, NA, NA, NA, NA, qdss_tracedata_b, NA, NA, NA),
+       PINGROUP(30, cci0_i2c, NA, NA, NA, NA, NA, qdss_tracedata_b, NA, NA),
+       PINGROUP(31, NA, NA, NA, NA, NA, NA, NA, qdss_tracedata_b, NA),
+       PINGROUP(32, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(33, NA, NA, NA, NA, NA, NA, qdss_tracedata_b, NA, NA),
+       PINGROUP(34, NA, NA, NA, NA, NA, NA, NA, NA, qdss_tracedata_b),
+       PINGROUP(35, NA, NA, NA, NA, NA, NA, NA, NA, qdss_tracedata_b),
+       PINGROUP(36, NA, NA, NA, NA, NA, NA, qdss_tracedata_b, NA, NA),
+       PINGROUP(37, NA, NA, NA, qdss_tracedata_b, NA, NA, NA, NA, NA),
+       PINGROUP(38, NA, NA, NA, NA, NA, NA, NA, qdss_tracedata_b, NA),
+       PINGROUP(39, wcss_bt, sdc3, NA, qdss_tracedata_a, NA, NA, NA, NA, NA),
+       PINGROUP(40, wcss_wlan, sdc3, NA, qdss_tracedata_a, NA, NA, NA, NA, NA),
+       PINGROUP(41, wcss_wlan, sdc3, NA, qdss_tracedata_a, NA, NA, NA, NA, NA),
+       PINGROUP(42, wcss_wlan, sdc3, NA, qdss_tracedata_a, NA, NA, NA, NA, NA),
+       PINGROUP(43, wcss_wlan, sdc3, NA, NA, qdss_tracedata_a, NA, NA, NA, NA),
+       PINGROUP(44, wcss_wlan, sdc3, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(45, wcss_fm, NA, qdss_tracectl_a, NA, NA, NA, NA, NA, NA),
+       PINGROUP(46, wcss_fm, NA, NA, qdss_traceclk_a, NA, NA, NA, NA, NA),
+       PINGROUP(47, wcss_bt, NA, qdss_tracedata_a, NA, NA, NA, NA, NA, NA),
+       PINGROUP(48, wcss_bt, NA, qdss_tracedata_a, NA, NA, NA, NA, NA, NA),
+       PINGROUP(49, NA, NA, gcc_gp1_clk_a, NA, NA, NA, NA, NA, NA),
+       PINGROUP(50, NA, sd_write, gcc_gp2_clk_a, NA, NA, NA, NA, NA, NA),
+       PINGROUP(51, uim2_data, gcc_gp3_clk_a, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(52, uim2_clk, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(53, uim2_reset, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(54, uim2_present, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(55, uim1_data, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(56, uim1_clk, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(57, uim1_reset, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(58, uim1_present, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(59, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(60, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(61, uim_batt, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(62, sec_mi2s_mclk_a, pri_mi2s_mclk_b, qdss_tracedata_a, NA, NA, NA, NA, NA, NA),
+       PINGROUP(63, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(64, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(65, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(66, dmic0_clk, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(67, dmic0_data, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(68, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(69, qdss_tracedata_a, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(70, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(71, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(72, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(73, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(74, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(75, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(76, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(77, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(78, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(79, NA, ssbi_wtr1, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(80, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(81, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(82, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(83, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(84, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(85, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(86, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(87, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(88, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(89, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(90, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(91, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(92, NA, NA, pa_indicator, NA, NA, NA, NA, NA, NA),
+       PINGROUP(93, NA, modem_tsync, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(94, NA, ssbi_wtr1, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(95, NA, gsm1_tx, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(96, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(97, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(98, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(99, gsm0_tx, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(100, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(101, blsp1_spi, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(102, sec_mi2s, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(103, cci1_i2c, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(104, cci1_i2c, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(105, sec_mi2s, gcc_gp1_clk_b, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(106, blsp3_spi, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(107, blsp3_spi, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(108, wsa_vi, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(109, wsa_vi, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(110, NA, NA, NA, NA,  NA, NA, NA, NA, NA),
+       PINGROUP(111, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(112, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(113, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(114, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(115, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(116, pri_mi2s_mclk_c, cdc_pdm0, NA, NA, NA, qdss_tracedata_b, NA, NA, NA),
+       PINGROUP(117, lpass_slimbus, cdc_pdm0, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(118, lpass_slimbus0, cdc_pdm0, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(119, lpass_slimbus1, cdc_pdm0, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(120, cdc_pdm0, NA, NA, NA, NA, NA, NA, qdss_tracedata_a, NA),
+       PINGROUP(121, cdc_pdm0, NA, NA, NA, NA, NA, NA, qdss_tracedata_a, NA),
+       PINGROUP(122, pri_mi2s, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(123, pri_mi2s, m_voc, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(124, pri_mi2s, m_voc, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(125, pri_mi2s, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(126, pri_mi2s_mclk_a, sec_mi2s_mclk_b, NA, NA, NA, NA, NA, NA, qdss_tracedata_b),
+       PINGROUP(127, pri_mi2s, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(128, NA, NA, NA, NA, NA, NA, qdss_tracedata_b, NA, NA),
+       PINGROUP(129, qdss_tracedata_b, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(130, qdss_tracedata_a, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(131, qdss_tracedata_a, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(132, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(133, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(134, blsp_spi5, blsp_uart5, sec_mi2s, NA, NA, NA, NA, NA, NA),
+       PINGROUP(135, blsp_spi5, blsp_uart5, sec_mi2s, NA, NA, NA, NA, NA, NA),
+       PINGROUP(136, blsp_spi5, blsp_uart5, blsp_i2c5, NA, NA, NA, NA, NA, NA),
+       PINGROUP(137, blsp_spi5, blsp_uart5, blsp_i2c5, NA, NA, NA, NA, NA, NA),
+       PINGROUP(138, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(139, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(140, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(141, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(142, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(143, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       PINGROUP(144, NA, NA, NA, NA, NA, NA, NA, NA, NA),
+       SDC_QDSD_PINGROUP(sdc1_clk, 0x10a000, 13, 6),
+       SDC_QDSD_PINGROUP(sdc1_cmd, 0x10a000, 11, 3),
+       SDC_QDSD_PINGROUP(sdc1_data, 0x10a000, 9, 0),
+       SDC_QDSD_PINGROUP(sdc1_rclk, 0x10a000, 15, 0),
+       SDC_QDSD_PINGROUP(sdc2_clk, 0x109000, 14, 6),
+       SDC_QDSD_PINGROUP(sdc2_cmd, 0x109000, 11, 3),
+       SDC_QDSD_PINGROUP(sdc2_data, 0x109000, 9, 0),
+       SDC_QDSD_PINGROUP(qdsd_clk, 0x19c000, 3, 0),
+       SDC_QDSD_PINGROUP(qdsd_cmd, 0x19c000, 8, 5),
+       SDC_QDSD_PINGROUP(qdsd_data0, 0x19c000, 13, 10),
+       SDC_QDSD_PINGROUP(qdsd_data1, 0x19c000, 18, 15),
+       SDC_QDSD_PINGROUP(qdsd_data2, 0x19c000, 23, 20),
+       SDC_QDSD_PINGROUP(qdsd_data3, 0x19c000, 28, 25),
+};
+
+static const struct msm_pinctrl_soc_data msm8976_pinctrl = {
+       .pins = msm8976_pins,
+       .npins = ARRAY_SIZE(msm8976_pins),
+       .functions = msm8976_functions,
+       .nfunctions = ARRAY_SIZE(msm8976_functions),
+       .groups = msm8976_groups,
+       .ngroups = ARRAY_SIZE(msm8976_groups),
+       .ngpios = 145,
+};
+
+static int msm8976_pinctrl_probe(struct platform_device *pdev)
+{
+       return msm_pinctrl_probe(pdev, &msm8976_pinctrl);
+}
+
+static const struct of_device_id msm8976_pinctrl_of_match[] = {
+       { .compatible = "qcom,msm8976-pinctrl", },
+       { },
+};
+
+static struct platform_driver msm8976_pinctrl_driver = {
+       .driver = {
+               .name = "msm8976-pinctrl",
+               .of_match_table = msm8976_pinctrl_of_match,
+       },
+       .probe = msm8976_pinctrl_probe,
+       .remove = msm_pinctrl_remove,
+};
+
+static int __init msm8976_pinctrl_init(void)
+{
+       return platform_driver_register(&msm8976_pinctrl_driver);
+}
+arch_initcall(msm8976_pinctrl_init);
+
+static void __exit msm8976_pinctrl_exit(void)
+{
+       platform_driver_unregister(&msm8976_pinctrl_driver);
+}
+module_exit(msm8976_pinctrl_exit);
+
+MODULE_DESCRIPTION("Qualcomm msm8976 pinctrl driver");
+MODULE_LICENSE("GPL v2");
+MODULE_DEVICE_TABLE(of, msm8976_pinctrl_of_match);