clk: renesas: rcar-gen3: Mark RWDT clocks as critical
authorUlrich Hecht <uli+renesas@fpond.eu>
Tue, 16 Jun 2020 16:26:25 +0000 (18:26 +0200)
committerGeert Uytterhoeven <geert+renesas@glider.be>
Mon, 22 Jun 2020 14:53:49 +0000 (16:53 +0200)
Ensures RWDT remains alert throughout the boot process if enabled.

This patch applies the change to the following SoCs: r8a77950, r8a77951,
r8a77960, r8a77961, r8a77965, r8a77970, r8a77980, r8a77990 and r8a77995.

Signed-off-by: Ulrich Hecht <uli+renesas@fpond.eu>
Link: https://lore.kernel.org/r/20200616162626.27944-3-uli+renesas@fpond.eu
Signed-off-by: Geert Uytterhoeven <geert+renesas@glider.be>
drivers/clk/renesas/r8a7795-cpg-mssr.c
drivers/clk/renesas/r8a7796-cpg-mssr.c
drivers/clk/renesas/r8a77965-cpg-mssr.c
drivers/clk/renesas/r8a77970-cpg-mssr.c
drivers/clk/renesas/r8a77980-cpg-mssr.c
drivers/clk/renesas/r8a77990-cpg-mssr.c
drivers/clk/renesas/r8a77995-cpg-mssr.c

index ff5b3020cb03b0780c868772084b90cc2e9f4e58..068018ae3c6e22541d74d6a342befae177d4d003 100644 (file)
@@ -287,10 +287,10 @@ static struct mssr_mod_clk r8a7795_mod_clks[] __initdata = {
 };
 
 static const unsigned int r8a7795_crit_mod_clks[] __initconst = {
+       MOD_CLK_ID(402),        /* RWDT */
        MOD_CLK_ID(408),        /* INTC-AP (GIC) */
 };
 
-
 /*
  * CPG Clock Data
  */
index e8d466dbc7f98a4369698906915d3f6de784b654..2cd6e3876fbdcd0aaa3af9dd1f8876f683004151 100644 (file)
@@ -262,10 +262,10 @@ static struct mssr_mod_clk r8a7796_mod_clks[] __initdata = {
 };
 
 static const unsigned int r8a7796_crit_mod_clks[] __initconst = {
+       MOD_CLK_ID(402),        /* RWDT */
        MOD_CLK_ID(408),        /* INTC-AP (GIC) */
 };
 
-
 /*
  * CPG Clock Data
  */
index 7a05a2fc1cc636909844549c6678602b9d6ea84d..2b55a06ac5cf238f8a976789c068de00916480c5 100644 (file)
@@ -263,6 +263,7 @@ static const struct mssr_mod_clk r8a77965_mod_clks[] __initconst = {
 };
 
 static const unsigned int r8a77965_crit_mod_clks[] __initconst = {
+       MOD_CLK_ID(402),        /* RWDT */
        MOD_CLK_ID(408),        /* INTC-AP (GIC) */
 };
 
index cbed3769a100738dde988fb57f30e48cb78201d2..0f59c84229a8b8ce37ccf8868be05c868e7dd2b4 100644 (file)
@@ -165,10 +165,10 @@ static const struct mssr_mod_clk r8a77970_mod_clks[] __initconst = {
 };
 
 static const unsigned int r8a77970_crit_mod_clks[] __initconst = {
+       MOD_CLK_ID(402),        /* RWDT */
        MOD_CLK_ID(408),        /* INTC-AP (GIC) */
 };
 
-
 /*
  * CPG Clock Data
  */
index 7227f675e61ffdb1cdd084f59b532745f9c674f1..9fe372286c1e9367fcc209ffb64c5db366818c8c 100644 (file)
@@ -180,10 +180,10 @@ static const struct mssr_mod_clk r8a77980_mod_clks[] __initconst = {
 };
 
 static const unsigned int r8a77980_crit_mod_clks[] __initconst = {
+       MOD_CLK_ID(402),        /* RWDT */
        MOD_CLK_ID(408),        /* INTC-AP (GIC) */
 };
 
-
 /*
  * CPG Clock Data
  */
index 8eda2e3e24807b37c084b602516000da7982ecb9..2b97ab61d044ca0753f33111d48aab77426d95e9 100644 (file)
@@ -245,6 +245,7 @@ static const struct mssr_mod_clk r8a77990_mod_clks[] __initconst = {
 };
 
 static const unsigned int r8a77990_crit_mod_clks[] __initconst = {
+       MOD_CLK_ID(402),        /* RWDT */
        MOD_CLK_ID(408),        /* INTC-AP (GIC) */
 };
 
index 056ebf3e70e2dd49d7e9002bcc412ca0b66bfefa..5b4691117b470556dbb71f79993dc703bf3a9747 100644 (file)
@@ -183,10 +183,10 @@ static const struct mssr_mod_clk r8a77995_mod_clks[] __initconst = {
 };
 
 static const unsigned int r8a77995_crit_mod_clks[] __initconst = {
+       MOD_CLK_ID(402),        /* RWDT */
        MOD_CLK_ID(408),        /* INTC-AP (GIC) */
 };
 
-
 /*
  * CPG Clock Data
  */